Técnica

La memoria computacional MX1 de Xcena combina miles de núcleos RISC-V con CXL 3.2 y Tiering SSD


  • Xcena introdujo la memoria computacional MX1 con miles de núcleos RISC-V en FMS 2025
  • MX1 ofrece un procesamiento cercano a los datos reduciendo la sobrecarga de la memoria CPU y habilita la expansión respaldada por SSD a escala de petabyte
  • La hoja de ruta del producto incluye MX1P este año y MX1s en 2026 que soporta CXL 3.2

En el reciente evento FMS 2025 (anteriormente Flash Memory Summit pero ahora llamada Future of Memory and Storage para adaptarse mejor a su enfoque ampliado), la startup Xcena de Corea del Sur quitó las envolturas de su primer producto, MX1 Memory.

MX1 se basa en PCIe Gen6 y el estándar Compute Express Link 3.2. Al poner en calcular directamente al lado de DRAM, el chip puede reducir la sobrecarga de los datos móviles de un lado a otro entre procesadores y memoria.

Fuente

Related Articles

Back to top button